锂电池知识

电池知识

锂离子、磷酸铁锂、锰酸锂、新能源

FPGA电源需求中三种供电要求介绍办法

2021-03-08 ryder

目前越来越多的家用电器从低速的拨号上网向宽带互联网接入或互联网协议电视(IpTV)转移,尤其是IpTV有望在我国获得快速的发展。比较而言,IpTV的基础设施成本相当低,因为这种办法不要铜轴电缆,而是采用DSL或宽带链接和机顶盒将节目流传送到家用电器。


今朝的可编程门阵列(FpGA)已经被证明是这种平台的理想选择,因为它们供应了快速改变市场需求的灵活性。FpGA的电源需求通常很复杂,因为FpGA有多达三种供电要求,为了实现可靠的系统性能,非得对这些要求排序。


内核电压


内核电压轨通常设定成VCCINT,为FpGA逻辑供电。要求的电流从几百毫安到几十安培,详尽大小取决于时钟频率和所用的门数。因为该负载是呈高度容性,内核电压电流要求可能在开始的时候很高。FpGA内核对瞬态应和的要求很严格,内核电源电压非得缓慢新增并且经常要求在固定的时间长度内上升到稳定的电压。例如,Xilinx公司的Virtex-4非得让VCCINT电源在0.2ms和50ms之间上电。


I/O电压


I/O电压(VCCIO)通常要求的电压轨是3.3V、2.5V、1.8V或1.5V。I/O标准可以由FpGA中的I/O模块独立设置,因此一个FpGA就有可能存在一个以上的I/O电压。I/O电流要求取决于所用的I/O数量和时钟速度。通常,I/O电流要求低,范围在几百毫安到3A。


辅助电压


辅助电压(VCCAUX)要求电源具有高电源抑制比(pSRR),因为电源笔直与数字时钟管理(DCM)相连。倘若电源噪声被容许耦合到DCM,将可能影响到系统的性能。


虽然I/O和辅助电压不要按照特别的顺序上电,但是,FpGA制造商经常要指定内核和I/O的上电顺序或跟踪该顺序。不指定上电顺序或不跟踪上电顺序所面对的后果是经常会对系统中的器件造成不可挽回的破坏。FpGA、pLD、DSp和微解决器通常在内核与I/O电源之间放置二极管作为ESD保护元件。倘若电源违反了跟踪要求并超过了保护二极管的正向偏置,那么该器件就可能被损坏。


处理办法


为说明FpGA供电要求的复杂性,以在固按时间段对VCCINT上电的要求为例。为了保证由上下限控制的2ms到50ms之间的上电时间,要实现如图1所示的电路。


图1:MIC37302和分立电路确保受控的斜率和时序


对内核和I/O电源的上电排序或上电顺序的跟踪,新增了电源管理电路的复杂性和成本。为克服这个问题,设计工程师要一种不新增外部元器件而满足所有这些要的器件。这种产品的一个例子就是Micrel公司的MIC68200LDO适用于各种板上电源target=_blank>LDO,它把上升速度控制、上电排序和跟踪等功能集成到一个33mm的MLF封装之中。


多颗MIC68200可以按两种模式级联:在跟踪模式中,主器件的输出驱动从器件的RC引脚,以便从器件在打开和封闭期间跟踪主稳压器;在顺序上电模式中,主器件的pOR驱动从器件的使能(EN)端,以便在主器件打开之后打开,在主器件封闭之前(或之后)封闭。除了具备跟踪能力之外,电压斜坡控制(RC)引脚还能通过一个电容对内核电压轨的斜坡电压进行精确编程。

声明: 本站所发布文章部分图片和内容自于互联网,如有侵权请联系删除

用手机扫描二维码关闭
二维码